Description
La famille MachXO2 de PLD ultra basse consommation, instantanés et non volatiles comprend six appareils avec des densités allant de 256 à 6864 tables de consultation (LUT).En plus de la logique programmable à faible coût basée sur la LUT, ces dispositifs disposent d'une RAM de bloc intégrée (EBR), d'une RAM distribuée, d'une mémoire flash utilisateur (UFM), de boucles à verrouillage de phase (PLL), d'une prise en charge d'E/S synchrones source préconçues, d'une prise en charge de configuration avancée y compris la capacité de double démarrage et les versions renforcées des fonctions couramment utilisées telles que le contrôleur SPI, le contrôleur I2 C et la minuterie/compteur.Ces caractéristiques permettent à ces appareils d'être utilisés dans des applications grand public et système à faible coût et à volume élevé.Les dispositifs MachXO2 sont conçus sur un procédé basse consommation non volatile de 65 nm.L'architecture de l'appareil présente plusieurs fonctionnalités telles que des E/S différentielles à faible oscillation programmables et la possibilité de désactiver dynamiquement les banques d'E/S, les PLL sur puce et les oscillateurs.Ces fonctionnalités aident à gérer la consommation d'énergie statique et dynamique, ce qui se traduit par une faible puissance statique pour tous les membres de la famille.Les appareils MachXO2 sont disponibles en deux versions - appareils ultra basse consommation (ZE) et hautes performances (HC et HE).Les appareils ultra basse consommation sont proposés en trois niveaux de vitesse -1, -2 et -3, -3 étant le plus rapide.De même, les appareils hautes performances sont proposés en trois niveaux de vitesse : –4, –5 et –6, –6 étant le plus rapide.Les appareils HC ont un régulateur de tension linéaire interne qui prend en charge des tensions d'alimentation VCC externes de 3,3 V ou 2,5 V. Les appareils ZE et HE n'acceptent que 1,2 V comme tension d'alimentation VCC externe.À l'exception de la tension d'alimentation, les trois types d'appareils (ZE, HC et HE) sont fonctionnellement compatibles et compatibles les uns avec les autres.Les PLD MachXO2 sont disponibles dans une large gamme de boîtiers avancés sans halogène allant du WLCSP peu encombrant de 2,5 mm x 2,5 mm au fpBGA de 23 mm x 23 mm.Les appareils MachXO2 prennent en charge la migration de densité dans le même package.Le tableau 1-1 montre les densités LUT, le package et les options d'E/S, ainsi que d'autres paramètres clés.La logique synchrone de source pré-conçue mise en œuvre dans la famille d'appareils MachXO2 prend en charge une large gamme de normes d'interface, y compris LPDDR, DDR, DDR2 et engrenage 7:1 pour les E/S d'affichage.
Caractéristiques: | |
Attribut | Valeur |
Catégorie | Circuits intégrés (CI) |
Embarqué - FPGA (Field Programmable Gate Array) | |
Fabricant | Lattice Semiconductor Corporation |
Série | MachXO2 |
Emballer | Plateau |
Statut de la pièce | Actif |
Nombre de LAB/CLB | 160 |
Nombre d'éléments/cellules logiques | 1280 |
Nombre total de bits de RAM | 65536 |
Nombre d'E/S | 107 |
Tension - Alimentation | 2.375V ~ 3.465V |
Type de montage | Montage en surface |
Température de fonctionnement | -40°C ~ 100°C (TJ) |
Paquet/caisse | 144-LQFP |
Ensemble d'appareils du fournisseur | 144-TQFP (20x20) |
Numéro de produit de base | LCMXO2-1200 |